Technologie¥ 2 types de m? moire— Static RAM (SRAM)M moire et m? moire cache— Dynamic RAM (DRAM)¥ Technologie CMOS— Complementary Metal Oxyde Semiconductor— 2 types de transistors¥ n¥ pIUP2-ASRI1 E.Paviot-Adet 2Architectures avanc? es et Syst? mes Universit?Paris VTransistors Inverseur¥ Transistor de type n (transistor nMOS)Porte = 0 Porte = 1PortePorte = 0 Porte = 1S D S DS DS DSource Drain Porte = 0 Porte = 1S D S D¥ Transistor de type p (transistor pMOS)PortePorte = 0 Porte = 1 ¥ R alis avec un transistor de type n et un transistor de typepS D S D¥ Principe : relier la sortie la source o la terre suivantSource Drainl?entr? eIUP2-ASRI1 E.Paviot-Adet 3 IUP2-ASRI1 E.Paviot-Adet 4Architectures avanc? es et Syst? mes Universit?Paris V Architectures avanc? es et Syst? mes Universit?Paris VSRAM DRAMWord linePorte = 0 Porte = 1Word WordS DS DCbitBit not Bit Bit line¥ 2 ? tats stables ¥ Un transistor et un condensateur par bit¥ Lecture ¥ Stocker un bit— Word est mis ? 1, permettant la lecture — Word line est mise ? 1¥ Ecriture — Bit line est mise ? la valeur ? stocker— Word est mis ? 1, les lignes Bit et not Bit sont forc? es ? — Word line est mise ? 0la valeur stockerIUP2-ASRI1 E.Paviot-Adet 5 IUP2-ASRI1 E.Paviot-Adet 6Architectures avanc? es et Syst? mes Universit?Paris V Architectures avanc? es et Syst? mes Universit?Paris VDRAM Puce de DRAMWord lineBit line ¥ Une adresse est d c oup? een une partie ligne et ...
Voir